Publikationen
- Veröffentlicht
Mapping of a Real-Time Object Detection Application onto a Configurable RISC/Coprocessor Architecture at Full HD Resolution
Flatt, H., Blume, H. & Pirsch, P., 20 Jan. 2011, 2010 International Conference on Reconfigurable Computing and FPGAs, ReConFig 2010: Proceedings. IEEE Computer Society, S. 452-457 6 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Hardware-based synchronization framework for heterogeneous RISC/Coprocessor architectures
Flatt, H., Schmädecke, I., Kärgel, M., Blume, H. & Pirsch, P., 16 Okt. 2009, 2009 International Symposium on Systems, Architectures, Modeling, and Simulation. Institute of Electrical and Electronics Engineers Inc., S. 125-132 8 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Extern
Implementation and modeling of parametrizable high-speed Reed Solomon decoders on FPGAs
Flocke, A., Blume, H. & Noll, T. G., 12 Mai 2005, in: Advances in Radio Science. 3, S. 271-276 6 S.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Extern
FIR-filter design with spatial and frequency design constraints using evolution strategies
Franzen, O., Blume, H. & Schröder, H., 24 Aug. 1998, in: Signal Processing. 68, 3, S. 295-306 12 S.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Extern
Einsatz parallelisierter Evolutionsstrategien für den Filterentwurf in der Bildsignalverarbeitung
Franzen, O., Jostschulte, K., Blume, H. & Schröder, H., 1998. 15 S.Publikation: Konferenzbeitrag › Paper › Forschung
- Veröffentlicht
Enhancing RISC-V Processor Performance in Harsh Environments through Data Cache Optimization
Frühauf, J., Hawich, M. & Blume, H. C., 2024, 2024 Panhellenic Conference on Electronics & Telecommunications (PACET). S. 1-4 4 S. (Panhellenic Conference on Electronics & Telecommunications (PACET)).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
The Bose-Einstein Condensate and Cold Atom Laboratory
Frye, K., Abend, S., Bartosch, W., Bawamia, A., Becker, D., Blume, H., Braxmaier, C., Chiow, S., Efremov, M. A., Ertmer, W., Fierlinger, P., Franz, T., Gaaloul, N., Grosse, J., Grzeschik, C., Hellmig, O., Henderson, V. A., Herr, W., Israelsson, U., Kohel, J., Krutzik, M., Kürbis, C., Lämmerzahl, C., List, M., Lüdtke, D., Lundblad, N., Marburger, J. P., Meister, M., Mihm, M., Müller, H., Müntinga, H., Nepal, A. M., Oberschulte, T., Papakonstantinou, A., Perovšek, J., Peters, A., Prat, A., Rasel, E. M., Roura, A., Sbroscia, M., Schleich, W. P., Schubert, C., Seidel, S. T., Sommer, J., Spindeldreier, C., Stamper-Kurn, D., Stuhl, B. K., Warner, M., Wendrich, T., Wenzlawski, A., Wicht, A., Windpassinger, P., Yu, N. & Wörner, L., 4 Jan. 2021, in: EPJ Quantum Technology. 8, 1, 37 S., 1.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Veröffentlicht
KAVUAKA: A Low Power Application Specific Hearing Aid Processor
Gerlach, L., Paya-Vaya, G. & Blume, H., Okt. 2019, 2019 IFIP/IEEE 27th International Conference on Very Large Scale Integration (VLSI-SoC): Proceedings. Metzler, C., De Micheli, G., Gaillardon, P.-E., Silva-Cardenas, C. & Reis, R. (Hrsg.). Institute of Electrical and Electronics Engineers Inc., S. 99-104 6 S. 8920354. (International Conference on VLSI and System-on-Chip).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Analyzing the Trade-Off between Power Consumption and Beamforming Algorithm Performance using a Hearing Aid ASIP
Gerlach, L., Paya-Vaya, G., Liu, S., Weisbrich, M., Blume, H., Marquardt, D. & Doclo, S., 2 Juli 2017, International Conference on Embedded Computer Systems: Architectures, Modeling, and Simulation (SAMOS XVII). Patt, Y. & Nandy, S. K. (Hrsg.). IEEE Computer Society, S. 88-96 9 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Efficient Emulation of Floating-Point Arithmetic on Fixed-Point SIMD Processors
Gerlach, L., Payá-Vayá, G. & Blume, H., 12 Dez. 2016, IEEE International Workshop on Signal Processing Systems: SiPS. IEEE Computer Society, S. 254-259 6 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
An Area Efficient Real- and Complex-Valued Multiply-Accumulate SIMD Unit for Digital Signal Processors
Gerlach, L., Payá-Vayá, G. & Blume, H., 3 Dez. 2015, 2015 IEEE Workshop on Signal Processing Systems (SiPS). IEEE Computer SocietyPublikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Issue-Slot Based Predication Encoding Technique for VLIW Processors
Gerlach, L., Stuckmann, F., Blume, H. & Paya-Vaya, G., 2020, 2020 9th International Conference on Modern Circuits and Systems Technologies: MOCAST 2020. Institute of Electrical and Electronics Engineers Inc., 9200304Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
A Low Latency Multichannel Audio Interface for Low Power SIMD Digital Signal Processors
Gerlach, L. K., Payá Vayá, G. & Blume, H. C., 2016, ICT.OPEN Conference. S. 4-9Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Europractice Activity Report: The KAVUAKA Hearing Aid Processor
Gerlach, L. K., Payá Vayá, G. & Blume, H. C., 1 Nov. 2018Publikation: Buch/Bericht/Sammelwerk/Konferenzband › Sonstiger Bericht › Forschung
- Veröffentlicht
A Survey on Application Specific Processor Architectures for Digital Hearing Aids
Gerlach, L. K., Payá Vayá, G. & Blume, H. C., Nov. 2022, in: Journal of Signal Processing Systems. 94, 11, S. 1293-1308 16 S.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Veröffentlicht
Evaluation of Different Processor Architecture Organizations for On-Site Electronics in Harsh Environments
Gesper, S., Weissbrich, M., Stuckenberg, T., Jaaskelainen, P., Blume, H. & Paya-Vaya, G., Aug. 2021, in: International Journal of Parallel Programming. 49, 4, S. 541-569 29 S.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Veröffentlicht
N2V2PRO: Neural Network Mapping Framework for a Custom Vector Processor Architecture
Gesper, S., Thieu, G. B., Kohler, D., Kock, M., Berthold, T., Renke, O., Blume, H. & Paya-Vaya, G., 2023, 2023 IEEE 13th International Conference on Consumer Electronics - Berlin, ICCE-Berlin 2023. IEEE Computer Society, S. 94-99 6 S. (IEEE International Conference on Consumer Electronics - Berlin, ICCE-Berlin).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Evaluation of Different Processor Architecture Organizations for On-site Electronics in Harsh Environments
Gesper, S. T., Weißbrich, M., Nolting, S., Stuckenberg, T., Jääskeläinen, P., Blume, H. & Payá-Vayá, G., 8 Aug. 2019, Embedded Computer Systems: Architectures, Modeling, and Simulation - 19th International Conference, SAMOS 2019, Proceedings. Pnevmatikatos, D. N., Pelcat, M. & Jung, M. (Hrsg.). Cham, S. 3-17 15 S. (Lecture Notes in Computer Science (including subseries Lecture Notes in Artificial Intelligence and Lecture Notes in Bioinformatics); Band 11733 LNCS)( Theoretical Computer Science and General Issues; Band 11733 LNTCS ).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Using a Genetic Algorithm Approach to Reduce Register File Pressure during Instruction Scheduling
Giesemann, F., Paya-Vaya, G., Gerlach, L., Blume, H., Pflug, F. & Von Voigt, G., 2 Juli 2017, International Conference on Embedded Computer Systems: Architectures, Modeling, and Simulation (SAMOS XVII). Patt, Y. & Nandy, S. K. (Hrsg.). IEEE Computer Society, S. 179-187 9 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Deep Learning for Advanced Driver Assistance Systems
Giesemann, F., Payá-Vayá, G., Blume, H., Limmer, M. & Ritter, W. R., Apr. 2017, Towards a Common Software/Hardware Methodology for Future Advanced Driver Assistance Systems: The DESERVE Approach. Payá-Vayá, G. & Blume, H. (Hrsg.). River Publishers, S. 105-132 28 S. (River Publishers Series in Transport Technology).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Beitrag in Buch/Sammelwerk › Forschung › Peer-Review