Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-Verfahren

Publikation: Buch/Bericht/Sammelwerk/KonferenzbandMonografieForschungPeer-Review

Autoren

  • Matthis Wielage
Forschungs-netzwerk anzeigen

Details

OriginalspracheDeutsch
ErscheinungsortMünchen
Seitenumfang165
Auflage1. Auflage
PublikationsstatusVeröffentlicht - 2019

Publikationsreihe

NameInformationstechnik

Abstract

Für die Luftaufklärung werden zunehmend bildgebende Radarsysteme wie das Synthetic Aperture Radar (SAR) eingesetzt. Abhängig vom Anwendungsgebiet werden dazu aufgrund ihrer besonderen Vorteile häufig unbemannte Aufklärungsflugzeuge (UAVs) verwendet. Diese sind gegenüber klassischen Systemen deutlich flexibler und weisen vergleichsweise geringe Systemkosten auf. Aufgrund der Steigerung der Datenraten moderner Radarsensoren entstehen neue Herausforderungen für die digitale SAR-Signalverarbeitung in solchen UAV-Szenarien. Eine Übertragung der Rausch-ähnlichen Radarrohdaten ist nur bedingt sinnvoll, daher soll bereits an Bord die Bilderzeugung durchgeführt werden, um eine Kompression der Bilddaten vornehmen zu können. Da eine aktive Missionskontrolle angestrebt wird, soll ebenso eine Übertragung in Echtzeit stattfinden. Die Verfahren, die hierfür eingesetzt werden, erfordern leistungsfähige Prozessorarchitekturen aufgrund der hohen Durchsatzraten. Kompakte Systemgröße und eine geringe Leistung sind ebenso Voraussetzung für die Nutzung von UAVs. Die starken Abweichungen von einer linearen Flugbahn bringen zeitbereichsbasierte Verfahren, die bereits eine Bewegungskorrektur implizieren, in den Fokus. In dieser Arbeit wird eine Exploration des Hardware-Entwurfsraumes für schnelle zeitbereichsbasierte SAR-Verfahren (Fast Factorized Backprojection) anhand verschiedener Prozessorarchitekturen vorgenommen, um einen Lösungsraum isolieren zu können. Es werden GPP, GPU, DSP, FPGA sowie allgemein homogene und heterogene Mehrkern-Systeme untersucht. Die hardwarespezifische Partitionierung der Verfahren ermöglicht eine Parallelsierung der Rechenlasten. So werden verschiedene Methoden vorgestellt, diese auf z.B. mehrere Kerne aufzuteilen und generell Konzepte, die Verfahren parallelisiert auszuführen. Es wurden verschiedene Metriken verwendet, wie z.B. Durchsatzrate, Verlustleistung, Leistungseffizienz oder auch die Material- und Entwicklungskosten, um eine Beurteilung und Evaluation vorzunehmen. Die vorgestellten Ergebnisse helfen bei der Entwicklung von SAR-Systemen, bei denen ein hoher Durchsatz sowie Echtzeitfähigkeit gefordert wird bei vergleichsweise geringer Verlustleistung. So können schon frühzeitig Design-Entscheidungen getroffen werden, um eine geeignete Prozessorarchitektur auszuwählen. In der Arbeit wird gezeigt, dass für aktuelle Drohnensysteme echtzeitfähige Lösungen existieren, die eine geringe Verlustleistung aufweisen.

Zitieren

Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-Verfahren. / Wielage, Matthis.
1. Auflage Aufl. München, 2019. 165 S. (Informationstechnik).

Publikation: Buch/Bericht/Sammelwerk/KonferenzbandMonografieForschungPeer-Review

Wielage, Matthis. / Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-Verfahren. 1. Auflage Aufl. München, 2019. 165 S. (Informationstechnik).
Download
@book{a66ab406231245bc8db4ad9ff42179f7,
title = "Design Space Exploration von Architekturen zur echtzeitf{\"a}higen Implementierung schneller Backprojection-Verfahren",
abstract = "F{\"u}r die Luftaufkl{\"a}rung werden zunehmend bildgebende Radarsysteme wie das Synthetic Aperture Radar (SAR) eingesetzt. Abh{\"a}ngig vom Anwendungsgebiet werden dazu aufgrund ihrer besonderen Vorteile h{\"a}ufig unbemannte Aufkl{\"a}rungsflugzeuge (UAVs) verwendet. Diese sind gegen{\"u}ber klassischen Systemen deutlich flexibler und weisen vergleichsweise geringe Systemkosten auf. Aufgrund der Steigerung der Datenraten moderner Radarsensoren entstehen neue Herausforderungen f{\"u}r die digitale SAR-Signalverarbeitung in solchen UAV-Szenarien. Eine {\"U}bertragung der Rausch-{\"a}hnlichen Radarrohdaten ist nur bedingt sinnvoll, daher soll bereits an Bord die Bilderzeugung durchgef{\"u}hrt werden, um eine Kompression der Bilddaten vornehmen zu k{\"o}nnen. Da eine aktive Missionskontrolle angestrebt wird, soll ebenso eine {\"U}bertragung in Echtzeit stattfinden. Die Verfahren, die hierf{\"u}r eingesetzt werden, erfordern leistungsf{\"a}hige Prozessorarchitekturen aufgrund der hohen Durchsatzraten. Kompakte Systemgr{\"o}{\ss}e und eine geringe Leistung sind ebenso Voraussetzung f{\"u}r die Nutzung von UAVs. Die starken Abweichungen von einer linearen Flugbahn bringen zeitbereichsbasierte Verfahren, die bereits eine Bewegungskorrektur implizieren, in den Fokus. In dieser Arbeit wird eine Exploration des Hardware-Entwurfsraumes f{\"u}r schnelle zeitbereichsbasierte SAR-Verfahren (Fast Factorized Backprojection) anhand verschiedener Prozessorarchitekturen vorgenommen, um einen L{\"o}sungsraum isolieren zu k{\"o}nnen. Es werden GPP, GPU, DSP, FPGA sowie allgemein homogene und heterogene Mehrkern-Systeme untersucht. Die hardwarespezifische Partitionierung der Verfahren erm{\"o}glicht eine Parallelsierung der Rechenlasten. So werden verschiedene Methoden vorgestellt, diese auf z.B. mehrere Kerne aufzuteilen und generell Konzepte, die Verfahren parallelisiert auszuf{\"u}hren. Es wurden verschiedene Metriken verwendet, wie z.B. Durchsatzrate, Verlustleistung, Leistungseffizienz oder auch die Material- und Entwicklungskosten, um eine Beurteilung und Evaluation vorzunehmen. Die vorgestellten Ergebnisse helfen bei der Entwicklung von SAR-Systemen, bei denen ein hoher Durchsatz sowie Echtzeitf{\"a}higkeit gefordert wird bei vergleichsweise geringer Verlustleistung. So k{\"o}nnen schon fr{\"u}hzeitig Design-Entscheidungen getroffen werden, um eine geeignete Prozessorarchitektur auszuw{\"a}hlen. In der Arbeit wird gezeigt, dass f{\"u}r aktuelle Drohnensysteme echtzeitf{\"a}hige L{\"o}sungen existieren, die eine geringe Verlustleistung aufweisen. ",
author = "Matthis Wielage",
year = "2019",
language = "Deutsch",
isbn = "3843941637",
series = "Informationstechnik",
edition = "1. Auflage",

}

Download

TY - BOOK

T1 - Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-Verfahren

AU - Wielage, Matthis

PY - 2019

Y1 - 2019

N2 - Für die Luftaufklärung werden zunehmend bildgebende Radarsysteme wie das Synthetic Aperture Radar (SAR) eingesetzt. Abhängig vom Anwendungsgebiet werden dazu aufgrund ihrer besonderen Vorteile häufig unbemannte Aufklärungsflugzeuge (UAVs) verwendet. Diese sind gegenüber klassischen Systemen deutlich flexibler und weisen vergleichsweise geringe Systemkosten auf. Aufgrund der Steigerung der Datenraten moderner Radarsensoren entstehen neue Herausforderungen für die digitale SAR-Signalverarbeitung in solchen UAV-Szenarien. Eine Übertragung der Rausch-ähnlichen Radarrohdaten ist nur bedingt sinnvoll, daher soll bereits an Bord die Bilderzeugung durchgeführt werden, um eine Kompression der Bilddaten vornehmen zu können. Da eine aktive Missionskontrolle angestrebt wird, soll ebenso eine Übertragung in Echtzeit stattfinden. Die Verfahren, die hierfür eingesetzt werden, erfordern leistungsfähige Prozessorarchitekturen aufgrund der hohen Durchsatzraten. Kompakte Systemgröße und eine geringe Leistung sind ebenso Voraussetzung für die Nutzung von UAVs. Die starken Abweichungen von einer linearen Flugbahn bringen zeitbereichsbasierte Verfahren, die bereits eine Bewegungskorrektur implizieren, in den Fokus. In dieser Arbeit wird eine Exploration des Hardware-Entwurfsraumes für schnelle zeitbereichsbasierte SAR-Verfahren (Fast Factorized Backprojection) anhand verschiedener Prozessorarchitekturen vorgenommen, um einen Lösungsraum isolieren zu können. Es werden GPP, GPU, DSP, FPGA sowie allgemein homogene und heterogene Mehrkern-Systeme untersucht. Die hardwarespezifische Partitionierung der Verfahren ermöglicht eine Parallelsierung der Rechenlasten. So werden verschiedene Methoden vorgestellt, diese auf z.B. mehrere Kerne aufzuteilen und generell Konzepte, die Verfahren parallelisiert auszuführen. Es wurden verschiedene Metriken verwendet, wie z.B. Durchsatzrate, Verlustleistung, Leistungseffizienz oder auch die Material- und Entwicklungskosten, um eine Beurteilung und Evaluation vorzunehmen. Die vorgestellten Ergebnisse helfen bei der Entwicklung von SAR-Systemen, bei denen ein hoher Durchsatz sowie Echtzeitfähigkeit gefordert wird bei vergleichsweise geringer Verlustleistung. So können schon frühzeitig Design-Entscheidungen getroffen werden, um eine geeignete Prozessorarchitektur auszuwählen. In der Arbeit wird gezeigt, dass für aktuelle Drohnensysteme echtzeitfähige Lösungen existieren, die eine geringe Verlustleistung aufweisen.

AB - Für die Luftaufklärung werden zunehmend bildgebende Radarsysteme wie das Synthetic Aperture Radar (SAR) eingesetzt. Abhängig vom Anwendungsgebiet werden dazu aufgrund ihrer besonderen Vorteile häufig unbemannte Aufklärungsflugzeuge (UAVs) verwendet. Diese sind gegenüber klassischen Systemen deutlich flexibler und weisen vergleichsweise geringe Systemkosten auf. Aufgrund der Steigerung der Datenraten moderner Radarsensoren entstehen neue Herausforderungen für die digitale SAR-Signalverarbeitung in solchen UAV-Szenarien. Eine Übertragung der Rausch-ähnlichen Radarrohdaten ist nur bedingt sinnvoll, daher soll bereits an Bord die Bilderzeugung durchgeführt werden, um eine Kompression der Bilddaten vornehmen zu können. Da eine aktive Missionskontrolle angestrebt wird, soll ebenso eine Übertragung in Echtzeit stattfinden. Die Verfahren, die hierfür eingesetzt werden, erfordern leistungsfähige Prozessorarchitekturen aufgrund der hohen Durchsatzraten. Kompakte Systemgröße und eine geringe Leistung sind ebenso Voraussetzung für die Nutzung von UAVs. Die starken Abweichungen von einer linearen Flugbahn bringen zeitbereichsbasierte Verfahren, die bereits eine Bewegungskorrektur implizieren, in den Fokus. In dieser Arbeit wird eine Exploration des Hardware-Entwurfsraumes für schnelle zeitbereichsbasierte SAR-Verfahren (Fast Factorized Backprojection) anhand verschiedener Prozessorarchitekturen vorgenommen, um einen Lösungsraum isolieren zu können. Es werden GPP, GPU, DSP, FPGA sowie allgemein homogene und heterogene Mehrkern-Systeme untersucht. Die hardwarespezifische Partitionierung der Verfahren ermöglicht eine Parallelsierung der Rechenlasten. So werden verschiedene Methoden vorgestellt, diese auf z.B. mehrere Kerne aufzuteilen und generell Konzepte, die Verfahren parallelisiert auszuführen. Es wurden verschiedene Metriken verwendet, wie z.B. Durchsatzrate, Verlustleistung, Leistungseffizienz oder auch die Material- und Entwicklungskosten, um eine Beurteilung und Evaluation vorzunehmen. Die vorgestellten Ergebnisse helfen bei der Entwicklung von SAR-Systemen, bei denen ein hoher Durchsatz sowie Echtzeitfähigkeit gefordert wird bei vergleichsweise geringer Verlustleistung. So können schon frühzeitig Design-Entscheidungen getroffen werden, um eine geeignete Prozessorarchitektur auszuwählen. In der Arbeit wird gezeigt, dass für aktuelle Drohnensysteme echtzeitfähige Lösungen existieren, die eine geringe Verlustleistung aufweisen.

M3 - Monografie

SN - 3843941637

SN - 9783843941631

T3 - Informationstechnik

BT - Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-Verfahren

CY - München

ER -