Platzhalterbild der Organisationseinheit

Laboratorium für Informationstechnologie (LFI)

Organisation: frühere Organisationseinheit

Forschungs-netzwerk anzeigen

Publikationen

  1. 1996
  2. Veröffentlicht

    Object based data cache with conflict free concurrent access as shared memory for a parallel DSP

    Kneip, J. & Pirsch, P., 1996, S. 25-34. 10 S.

    Publikation: KonferenzbeitragPaperForschungPeer-Review

  3. Veröffentlicht

    Parallel implementation of medium level algorithms on a monolithic ASIMD multiprocessor

    Kneip, J., Ohmacht, M., Wittenburg, J. P. & Pirsch, P., 1996, in: Proceedings - IEEE International Symposium on Circuits and Systems. 4, S. 316-319 4 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  4. Veröffentlicht

    System level HW/SW partitioning and optimization tool

    Schwiegershausen, M., Kropp, H. & Pirsch, P., 1996, S. 120-125. 6 S.

    Publikation: KonferenzbeitragPaperForschungPeer-Review

  5. 1995
  6. Veröffentlicht

    Model calculations on a bipolar transistor emitter interconnection with different contact shapes

    Weide, K., Ullmann, J. & Hasse, W., 2 Okt. 1995, in: Applied surface science. 91, 1-4, S. 234-238 5 S.

    Publikation: Beitrag in FachzeitschriftArtikelForschungPeer-Review

  7. Veröffentlicht

    The LISA design environment for the synthesis of array processors including memories for the data transfer and fault tolerance by reconfiguration and coding techniques

    Schönfeld, M., Franzen, J., Schwiegershausen, M., Pirsch, P., Vehlies, U. & Münzner, A., 1 Okt. 1995, in: Journal of VLSI Signal Processing. 11, 1-2, S. 51-74 24 S.

    Publikation: Beitrag in FachzeitschriftArtikelForschungPeer-Review

  8. Veröffentlicht

    Architecture and C++-programming environment of a highly parallel image signal processor

    Kneip, J., Ohmacht, M., Rönner, K. & Pirsch, P., Okt. 1995, in: Microprocessing and Microprogramming. 41, 5-6, S. 391-408 18 S.

    Publikation: Beitrag in FachzeitschriftArtikelForschungPeer-Review

  9. Veröffentlicht

    VLSI Architectures for Video Compression: A Survey

    Pirsch, P., Gehrke, W. & Demassieux, N., Feb. 1995, in: Proceedings of the IEEE. 83, 2, S. 220-246 27 S.

    Publikation: Beitrag in FachzeitschriftArtikelForschungPeer-Review

  10. Veröffentlicht

    VLSI architectures for video signal processing

    Pirsch, P. & Gehrke, W., Feb. 1995, in: IEE Conference Publication. 410, S. 6-10 5 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  11. Veröffentlicht

    LOSSYWIRE - a model implementation for transient and AC analysis of lossy coupled transmission lines in the circuit simulator EldoTM

    Grotelueschen, E., Grabinski, H., Rochel, S. & Winkel, T. M., Jan. 1995, in: AEU. Archiv fur Elektronik und Ubertragungstechnik. 49, 1, S. 37-43 7 S.

    Publikation: Beitrag in FachzeitschriftArtikelForschungPeer-Review

  12. Veröffentlicht

    Algorithm adapted autonomous controlling concept for a parallel single-chip digital signal processor

    Kneip, J., Wittenburg, J. P., Berekovic, M., Ronner, K. & Pirsch, P., 1995, S. 41-50. 10 S.

    Publikation: KonferenzbeitragPaperForschungPeer-Review

  13. Veröffentlicht

    Architecture and memory requirements for stand-alone and hierarchical MPEG2 HDTV-decoders with synchronous DRAMs

    Winzker, M., Pirsch, P. & Reimers, J., 1995, in: Proceedings - IEEE International Symposium on Circuits and Systems. 1, S. 609-612 4 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  14. Veröffentlicht

    Formal approach for the optimization of heterogeneous multiprocessors for complex image processing schemes

    Schwiegershausen, M. & Pirsch, P., 1995, S. 8-13. 6 S.

    Publikation: KonferenzbeitragPaperForschungPeer-Review

  15. Veröffentlicht

    Parallelization resources of image processing algorithms and their mapping on a programmable parallel videosignal processor

    Pirsch, P., Kneip, J. & Roenner, K., 1995, in: Proceedings - IEEE International Symposium on Circuits and Systems. 1, S. 562-565 4 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  16. Veröffentlicht

    System level design methodology for the optimization of heterogeneous multiprocessors

    Schwiegershausen, M. & Pirsch, P., 1995, in: Proceedings of the International Symposium on System Synthesis. S. 162-167 6 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  17. Veröffentlicht

    Very large scale integration (VLSI) architectures for video signal processing

    Pirsch, P. & Gehrke, W., 1995, Proceedings of SPIE : The International Society for Optical Engineering. 2/- Aufl. S. 758-777 20 S. (SPIE - The International Society for Optical Engineering; Band 2501 , Nr. 2/-).

    Publikation: Beitrag in Buch/Bericht/Sammelwerk/KonferenzbandAufsatz in KonferenzbandForschungPeer-Review

  18. Veröffentlicht

    VLSI architectures for video compression

    Pirsch, P. & Gehrke, W., 1995, S. 49-54. 6 S.

    Publikation: KonferenzbeitragPaperForschungPeer-Review

  19. 1994
  20. Veröffentlicht

    A hierarchical multiprocessor architecture based on heterogeneous processors for video coding applications

    Gehrke, W., Hoffer, R. & Pirsch, P., 1994, in: ICASSP, IEEE International Conference on Acoustics, Speech and Signal Processing - Proceedings. 2, S. II413-II416 389633.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  21. Veröffentlicht

    Data path array with shared memory as core of a high performance DSP

    Kneip, J., Roenner, K. & Pirsch, P., 1994, in: Proceedings of the International Conference on Application Specific Array Processors. S. 271-282 12 S.

    Publikation: Beitrag in FachzeitschriftKonferenzaufsatz in FachzeitschriftForschungPeer-Review

  22. Veröffentlicht

    Single board image processing unit for vehicle guidance

    Schonfeld, J. & Pirsch, P., 1994, IFIP Transactions A: Computer Science and Technology. A-42 Aufl. S. 151-160 10 S.

    Publikation: Beitrag in Buch/Bericht/Sammelwerk/KonferenzbandBeitrag in Buch/SammelwerkForschungPeer-Review

  23. Veröffentlicht

    Single-chip highly parallel architecture for image processing applications

    Kneip, J., Roenner, K. & Pirsch, P., 1994, Proceedings of SPIE : The International Society for Optical Engineering. p 3 Aufl. S. 1753-1764 12 S. (Proceedings of SPIE - The International Society for Optical Engineering; Band 2308, Nr. p 3).

    Publikation: Beitrag in Buch/Bericht/Sammelwerk/KonferenzbandAufsatz in KonferenzbandForschungPeer-Review