Publikationen
- 2016
- Veröffentlicht
Fast and Accurate Power Estimation for Application-Specific Instruction Set Processors using FPGA Emulation
Hesselbarth, S., Schewior, G. & Blume, H., 4 Jan. 2016, Proceedings of the 2015 Conference on Design and Architectures for Signal and Image Processing: DASIP . Cerisier, S. & Morawiec, A. (Hrsg.). IEEE Computer SocietyPublikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
A General Purpose FPGA-Accelerator with Standard USB 3.0 Interface
Rath, J., Dürre, J. C. & Blume, H. C., 2016. 1 S.Publikation: Konferenzbeitrag › Poster › Forschung
- Veröffentlicht
A Low Latency Multichannel Audio Interface for Low Power SIMD Digital Signal Processors
Gerlach, L. K., Payá Vayá, G. & Blume, H. C., 2016, ICT.OPEN Conference. S. 4-9Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Analyzing the Performance-Hardware Trade-off of ASIP-based Image Feature Extraction
Blume, H. C. & Mentzer, N., 2016.Publikation: Konferenzbeitrag › Vortragsfolien › Forschung
- Veröffentlicht
A Scalable Architecture for Low-Latency Network- Encryption in Low-Power Devices
Baydakov, K., Roskamp, S., Wohnrade, K., Dürre, J. C. & Blume, H. C., 2016.Publikation: Konferenzbeitrag › Poster › Forschung
- Veröffentlicht
Embedded tutorial - Analog-/mixed-signal verification methods for AMS coverage analysis.
Barke, E., Fürtig, A., Gläser, G., Grimm, C., Hedrich, L., Heinen, S., Hennig, E., Lee, H. L., Nebel, W., Nitsche, G., Olbrich, M., Radojicic, C. & Speicher, F., 2016, S. 1102-1111. 10 S.Publikation: Konferenzbeitrag › Paper › Forschung › Peer-Review
- Veröffentlicht
LibARITH - A Highly Optimized Arithmetic Software Library and Hardware Co-processor IP for Fixed-Point VLIW-SIMD Processor Architectures: D3.43: Individual TTP43 abstract
Blume, H. C., 2016, LibARITH - A Highly Optimized Arithmetic Software Library and Hardware Co-processor IP for Fixed-Point VLIW-SIMD Processor Architectures.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Beitrag in Buch/Sammelwerk › Forschung
- Veröffentlicht
Mobile platform for real-time sonification of movements for medical rehabilitation: D3.43: Individual TTP43 abstract
Blume, H. C., 2016, Mobile platform for real-time sonification of movements for medical rehabilitation.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Beitrag in Projektbericht/Forschungsbericht › Forschung
- Veröffentlicht
Mobile Platform for Real-time Sonification of Movements for Medical Rehabilitation: Poster
Pfefferkorn, D. & Blume, H. C., 2016, Mobile Platform for Real-time Sonification of Movements for Medical Rehabilitation.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Beitrag in Projektbericht/Forschungsbericht › Forschung
- Veröffentlicht
Modeling of Linear Stimuli for Accelerated Mixed-Signal Simulations
Divanbeigi, S., Lee, H. S. L., Röhrig, E., Olbrich, M. & Barke, E., 2016, ANALOG 2016 - 15. ITG/GMM-Fachtagung. VDE Verlag GmbH, S. 70-74 5 S. (ANALOG 2016 - 15. ITG/GMM-Fachtagung).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Simulation of needle bumps in a package-on-package structure
Weide-Zaage, K. & Xu, P., 2016, IMAPS Nordic Annual Conference 2016 Proceedings. Kutilainen, J. (Hrsg.). IMAPS-International Microelectronics and Packaging Society, (IMAPS Nordic Annual Conference 2016 Proceedings).Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Teaching Digital Logic Circuit Design via Experiment-Based Learning - Print your own Logic Circuit
Dürre, J., Payá Vayá, G. & Blume, H., 2016, 20th World Multi-Conference on Systemics, Cybernetics and Informatics: Proceedings. Callaos, N. C., Sanchez, B., Lace, N., Savoie, M. & Tremante, A. (Hrsg.). Band 1. S. 242-247 6 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- 2015
- Veröffentlicht
FNOCEE: A Framework for NoC Evaluation by FPGA-based Emulation
Pfefferkorn, D., Schmider, A., Payá-Vayá, G., Neuenhahn, M. & Blume, H., 28 Dez. 2015, Proceedings - 2015 - International Conference on Embedded Computer Systems: Architectures, Modeling and Simulation (SAMOS XV). Carro, L. & Soudris, D. (Hrsg.). IEEE Computer Society, S. 86-95 10 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
An electronic encapsulated Monitoring System for a Vascular Graft Bioreactor
Leibold, C., Kornau, N., Blume, C., Blume, H. & Wilhelmi, M., 7 Dez. 2015, BiOCAS 2015 - Engineering for Healthy Minds and Able Bodies: Proceedings. IEEE Computer SocietyPublikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
An Area Efficient Real- and Complex-Valued Multiply-Accumulate SIMD Unit for Digital Signal Processors
Gerlach, L., Payá-Vayá, G. & Blume, H., 3 Dez. 2015, 2015 IEEE Workshop on Signal Processing Systems (SiPS). IEEE Computer SocietyPublikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Realtime FPGA-based Processing Unit for a High-Resolution Automotive MIMO Radar Platform
Meinl, F., Schubert, E., Kunert, M. & Blume, H., 2 Dez. 2015, 2015 European Radar Conference (EuRAD) : Proceedings. IEEE Computer Society, S. 213-216 4 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Abstracting Parallel Programming and Its Analysis Towards Framework Independent Development
Arndt, O. J., Lefherz, T. & Blume, H., 12 Nov. 2015, IEEE 9th International Symposium on Embedded Multicore/Manycore Socs: Proceedings. IEEE Computer Society, S. 96-103 8 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review
- Veröffentlicht
Forschungs- und Entwicklungsprojekt: Schaltungsentwurf und physikalisches Design für neuartige FPGA-Architektur: Teilvorhaben: FPGA-Architekturevaluation, Benchmarking und Place&Route (Verbundpartner IMS) : KMU Innovativ : FPGA : Abschlussbericht
Blume, H., Bredthauer, B., Olbrich, M. & Spindeldreier, C., Nov. 2015, 24 S.Publikation: Buch/Bericht/Sammelwerk/Konferenzband › Projektbericht/Forschungsbericht › Forschung
- Veröffentlicht
Design space exploration of hardware platforms for interactive low latency movement sonification
Brückner, H. P., Lesse, S., Theimer, W. & Blume, H., 22 Sept. 2015, in: Journal on Multimodal User Interfaces. 10, 1, S. 1-11 11 S.Publikation: Beitrag in Fachzeitschrift › Artikel › Forschung › Peer-Review
- Veröffentlicht
Hardware Accelerator for Minimum Mean Square Error Interference Alignment
Kock, M., Busch, S. & Blume, H., 10 Sept. 2015, 2015 IEEE International Conference on Digital Signal Processing (DSP): DSP 2015. IEEE Computer Society, S. 575-579 5 S.Publikation: Beitrag in Buch/Bericht/Sammelwerk/Konferenzband › Aufsatz in Konferenzband › Forschung › Peer-Review